Este documento presenta el diseño e implementación en dispositivos FPGA de un algoritmo para calcular similitudes entre fotogramas vecinos en una secuencia de video utilizando información de luminancia. Aprovechando la flexibilidad bien conocida de los Dispositivos de Lógica Reconfigurable, hemos diseñado una implementación de hardware del algoritmo utilizado en la segmentación e indexación de videos. Los resultados experimentales muestran el equilibrio entre los recursos secuenciales concurrentes y los bloques funcionales necesarios para lograr la máxima velocidad operativa mientras se logra un uso mínimo del área de silicio. Para evaluar la eficiencia del sistema, comparamos el rendimiento de la solución de hardware con el de cálculos realizados a través de software utilizando procesadores de propósito general con y sin un conjunto de instrucciones SIMD.
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Un Enfoque Territorial Dinámico para la Asignación de Tareas Multiagente
Artículo:
AdaGUM: método de detección de anomalías basado en modelos de actualización de grafos adaptativos para entornos de computación de borde
Artículo:
Señales subliminales durante la enseñanza: técnica de HCI para un aprendizaje mejorado
Artículo:
Distintivos diferenciales imposibles de dos estructuras de Feistel generalizadas
Artículo:
Investigación de Esquemas de Compensación de VAR en Sistemas de Distribución Desbalanceados
Artículo:
Creación de empresas y estrategia : reflexiones desde el enfoque de recursos
Artículo:
La gestión de las relaciones con los clientes como característica de la alta rentabilidad empresarial
Artículo:
Análisis socioeconómico de la problemática de los desechos plásticos en el mar
Artículo:
Los web services como herramienta generadora de valor en las organizaciones