Biblioteca122.294 documentos en línea

Artículo

A Reconfigurable Systolic Array Architecture for Multicarrier Wireless and Multirate ApplicationsUna arquitectura de matriz sistólica reconfigurable para aplicaciones inalámbricas multicarrier y multirrate.

Resumen

Se presenta una arquitectura de matriz sistólica reconfigurable (RSA) que soporta la realización de funciones de DSP para aplicaciones inalámbricas multicarrier y multirrate. El RSA consiste en elementos de procesamiento de grano grueso que pueden configurarse como funciones complejas de DSP que son los bloques básicos de filtros FIR polifásicos, desfasadores, DFTs y circuitos DFT polifásicos. La característica homogénea de la arquitectura RSA, donde cada celda de elemento de procesamiento reconfigurable (PE) está conectada a sus vecinos más cercanos a través de elementos de conmutación configurables (SW), permite la expansión de la matriz para procesamiento paralelo y facilita la computación compartida de datos de alta velocidad por PEs individuales. Para configuraciones de circuitos DFT, se ha empleado una técnica de optimización algorítmica para reducir el número total de productos de vector-matriz a ser mapeados en el RSA. La complejidad de hardware y el rendimiento de las estructuras DFT basadas en RSA se han evaluado

  • Tipo de documento:
  • Formato:pdf
  • Idioma:Inglés
  • Tamaño: Kb

Cómo citar el documento

Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.

Este contenido no est� disponible para su tipo de suscripci�n

Información del documento