Biblioteca122.294 documentos en línea

Artículo

A High-Speed Dynamic Partial Reconfiguration Controller Using Direct Memory Access Through a Multiport Memory Controller and Overclocking with Active FeedbackUn Controlador de Reconfiguración Parcial Dinámica de Alta Velocidad Utilizando Acceso Directo a la Memoria a Través de un Controlador de Memoria Multiport y Sobrecarga con Retroalimentación Activa

Resumen

Las plataformas informáticas reconfigurables de forma dinámica ofrecen métodos prometedores para la gestión dinámica de recursos hardware, energía y rendimiento. Sin embargo, el progreso en la informática reconfigurable de forma dinámica está fundamentalmente limitado por la sobrecarga de tiempo de reconfiguración. La investigación previa en el desarrollo de controladores de reconfiguración parcial dinámica (DPR) ha estado limitada por su uso del Bus Local del Procesador (PLB). Como resultado, el bus no estaba disponible durante DPR. Esto resultó en una sobrecarga de tiempo significativa. Para minimizar la sobrecarga, introducimos el uso de un controlador de memoria multiport (MPMC) que libera el PLB durante el proceso de reconfiguración. Por lo tanto, se permite al procesador cambiar a otras tareas durante la operación de reconfiguración. Esto limita efectivamente la sobrecarga de reconfiguración. Se utiliza una interrupción para informar al procesador cuando la operación está completa. Por lo tanto, el sistema puede realizar múltiples tareas durante la operación

  • Tipo de documento:
  • Formato:pdf
  • Idioma:Inglés
  • Tamaño: Kb

Cómo citar el documento

Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.

Este contenido no est� disponible para su tipo de suscripci�n

Información del documento