Las computadoras reconfigurables de alto rendimiento (HPRCs) proporcionan una combinación de procesadores estándar y FPGA para acelerar colectivamente aplicaciones. Esto introduce nuevos desafíos de diseño, como la necesidad de modelos de programación portátiles en todos los HPRCs y herramientas de verificación a nivel de sistema. Para abordar la necesidad de co-simular una aplicación heterogénea completa utilizando tanto software como hardware en un HPRC, hemos creado una herramienta llamada Marco de Simulación de Paso de Mensajes (MSF). Lo hemos utilizado para simular y desarrollar una interfaz que permite un enfoque basado en MPI para intercambiar datos entre procesadores X86 y motores de hardware dentro de FPGA. El MSF también se puede utilizar como una herramienta de desarrollo de aplicaciones que permite a múltiples FPGAs en simulación intercambiar mensajes entre ellos y con procesadores X86. Como ejemplo, simulamos un núcleo de hardware de referencia LINPACK utilizando una plataforma Intel-FSB-Xilinx-FPGA para prototipar rápidamente el hardware, probar las comunicaciones y
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Un Control Integral de Modo Deslizante de Sistemas Caóticos Inciertos a Través de un Observador de Perturbaciones
Artículo:
Extracción eficiente de tipos de eventos de red a partir de NetFlows
Artículo:
Hacia un enfoque ágil para gestionar el efecto de los requisitos en la arquitectura de software durante el desarrollo de software global.
Artículo:
Sistemas complejos de estimulación eléctrica en la rehabilitación de la función motora después de una lesión de médula espinal.
Artículo:
Osciladores sinusoidales multifásicos basados en amplificadores de transresistencia operativa