Biblioteca122.739 documentos en línea

Artículo

Designing of Vague Logic Based 2-Layered Framework for CPU SchedulerDiseño de un marco de trabajo de 2 capas basado en lógica vaga para el programador de la CPU.

Resumen

El planificador de CPU basado en lógica difusa ha despertado un gran interés en los sistemas operativos debido a su capacidad para manejar información imprecisa asociada con las tareas. Este artículo presenta una extensión al planificador de round robin basado en lógica difusa a un planificador de Round Robin Basado en Lógica Vaga (VBRR). El planificador VBRR funciona en un marco de 2 capas. En la primera capa, el planificador tiene un sistema de inferencia vago que tiene la capacidad de manejar la imprecisión de la tarea utilizando lógica vaga. En la segunda capa, el algoritmo de planificación VBRR basado en lógica vaga trabaja para programar las tareas. El planificador VBRR tiene la capacidad de aprendizaje en función de la cual el planificador se adapta de manera inteligente a una longitud óptima para el quantum de tiempo. Un quantum de tiempo óptimo reduce la sobrecarga en el planificador al reducir los cambios de contexto innecesarios que conducen a mejorar el rendimiento general del sistema. El trabajo se simula utilizando MATLAB y

  • Tipo de documento:
  • Formato:pdf
  • Idioma:Inglés
  • Tamaño: Kb

Cómo citar el documento

Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.

Este contenido no est� disponible para su tipo de suscripci�n

Información del documento