En un artículo previo, Carlos E. Saavedra, 2005, estableció que la división de frecuencia se puede lograr con el uso de anillos inversores y compuertas de transmisión. En este artículo, sugerimos tres circuitos modificados que obtienen una función similar, a saber, utilizando un Inversor de Sumidero de Corriente, un Inversor de Fuente de Corriente e un Inversor de Fuente de Corriente Modificado. Se examinan las prestaciones de los circuitos propuestos utilizando Cadence y los parámetros del modelo de un proceso CMOS de 45nm. Se presentan y comparan los resultados de simulación de los tres circuitos. También presentamos los resultados de una técnica novedosa, simple pero efectiva, para reducir el desfase de reloj entre las señales de reloj real y complementaria y la mejora correspondiente lograda en la frecuencia máxima de operación. Uno de los circuitos propuestos puede operar hasta con una entrada de 8.2GHz mientras realiza una operación de división por 4.
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Una antena omnidireccional simétrica central y de bajo perfil con polarización circular
Artículo:
Antenas planas de banda ultra ancha para aplicaciones de radar meteorológico de aeronaves en la banda C
Artículo:
Impacto del desajuste de canales en los receptores de conjuntos de antenas GNSS sobre las prestaciones antijamming
Artículo:
Identificación biométrica utilizando imágenes infrarrojas de la red vascular de la cara dorsal de la mano
Artículo:
Hibridación de radar cognitivo y radar de antena en fase con baja probabilidad de interceptación y formación de haces de transmisión