Biblioteca122.739 documentos en línea

Artículo

DPFFs: C 2 MOS Direct Path Flip-Flops for Process-Resilient Ultradynamic Voltage ScalingDPFF: Flip-Flops C 2 MOS de recorrido directo para escalado de tensión ultradinámico resistente al proceso

Resumen

Proponemos dos flip-flops (FFs) maestro-esclavo que utilizan la técnica CMOS con reloj ( C 2 MOS ) con una conexión directa interna a lo largo de la ruta principal de propagación de la señal entre los latches maestro y esclavo y adoptan una técnica de polarización adaptativa del cuerpo para mejorar la robustez del circuito. La estructura C 2 MOS mejora el margen de configuración y la robustez, al tiempo que proporciona compatibilidad total con el flujo de caracterización de celdas estándar. Además, la ruta directa acorta la profundidad lógica y, por tanto, acelera la propagación de la señal, lo que puede optimizarse para reducir la potencia y el área. Las mediciones de los circuitos de prueba fabricados en tecnología de 130 nm muestran que el FF propuesto funciona hasta 60 mV, consume 24,7 pW y mejora el retardo de propagación, la potencia dinámica y las fugas en un 22%, 9% y 13%, respectivamente, en comparación con los FF convencionales en condiciones de carga iso-salida. Los FF propuestos se integran en un filtro FIR de 8 × 8 que funciona con éxito hasta 85 mV.

  • Tipo de documento:
  • Formato:pdf
  • Idioma:Inglés
  • Tamaño: Kb

Cómo citar el documento

Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.

Este contenido no est� disponible para su tipo de suscripci�n

Información del documento