Biblioteca122.294 documentos en línea

Artículo

Implementation of Power Efficient Flash Analogue-to-Digital ConverterImplementación de un Convertidor Analógico-Digital Flash Eficiente en Consumo de Energía

Resumen

En este documento se propone un convertidor analógico-digital (ADC) flash de 5 bits y 5 GS/s de alta velocidad y bajo consumo de energía. El diseño de un código termómetro a código binario es uno de los problemas exigentes de los ADC flash de bajo consumo de energía. La implementación consta de dos bloques principales, un comparador y un codificador digital. Para reducir la metastabilidad y el efecto de errores de burbuja, el código termómetro se convierte en código Gray y luego se traduce a código binario a través del codificador. El codificador propuesto se implementa utilizando lógica de conmutación de voltaje en cascada diferencial (DCVSL) para mantener una alta velocidad y una baja disipación de energía. El ADC flash de 5 bits propuesto se diseña utilizando la tecnología CMOS de Cadence de 180 nm con un voltaje de riel de alimentación típicamente de 0.85V. Los resultados de la simulación incluyen una disipación total de potencia de 46.69 mW, un valor de linealidad integral (INL) de

  • Tipo de documento:
  • Formato:pdf
  • Idioma:Inglés
  • Tamaño: Kb

Cómo citar el documento

Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.

Este contenido no est� disponible para su tipo de suscripci�n

Información del documento