Este artículo propone nuevos buffers tristate de lógica de fuente acoplada de retroalimentación positiva (PFSCL) adecuados para aplicaciones de bus. Los buffers propuestos utilizan un interruptor para alcanzar un estado de alta impedancia y modifican la sección de carga o la fuente de corriente. Una consecuencia interesante de esto es una reducción general en el consumo de energía. Los buffers tristate propuestos consumen la mitad de la potencia en comparación con los contrapartes disponibles basados en interruptores. Se identifican los problemas con la implementación de bus basada en buffers tristate PFSCL disponibles y se presentan los beneficios de emplear las topologías de buffers tristate propuestas. Se incluyen resultados de simulación SPICE utilizando parámetros de tecnología CMOS de TSMC de 180nm para respaldar las formulaciones teóricas. El rendimiento de las topologías de buffers tristate propuestas se examina en función del retardo de propagación, el tiempo de habilitación de salida y el consumo de energía. Se descubre que una
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Filtro de línea de peine con condensador de acoplamiento en plano de tierra.
Artículo:
Optimización geométrica de antenas ópticas mediante algoritmos evolutivos
Artículo:
Investigación sobre la inversión del conducto atmosférico mediante el algoritmo de colonia de abejas artificial basado en el aprendizaje por oposición
Artículo:
Antena de parche rectangular wearable embebida en metamaterial
Artículo:
Amplificador a bajo ruido LNA a 1.9 GHZ
Artículo:
Creación de empresas y estrategia : reflexiones desde el enfoque de recursos
Libro:
Ergonomía en los sistemas de trabajo
Artículo:
La gestión de las relaciones con los clientes como característica de la alta rentabilidad empresarial
Artículo:
Los web services como herramienta generadora de valor en las organizaciones