Biblioteca122.294 documentos en línea

Artículo

Redesigned-Scale-Free CORDIC Algorithm Based FPGA Implementation of Window Functions to Minimize Area and LatencyImplementación de FPGA basada en el algoritmo CORDIC de ley libre y rediseñada de funciones de ventana para minimizar área y latencia.

Resumen

Uno de los pasos más importantes en el análisis espectral es el filtrado, donde las funciones de ventana se utilizan generalmente para diseñar filtros. En este artículo, modificamos la arquitectura existente para realizar las funciones de ventana utilizando un procesador CORDIC. En primer lugar, modificamos el algoritmo CORDIC convencional para reducir su latencia y área. El algoritmo CORDIC propuesto es completamente libre de escala para el rango de convergencia que abarca todo el espacio de coordenadas. En segundo lugar, realizamos las funciones de ventana utilizando un solo procesador CORDIC en lugar de dos procesadores CORDIC conectados en serie en la técnica existente, optimizándolo así para área y latencia. El procesador CORDIC lineal es reemplazado por una red de desplazamiento-suma que reduce drásticamente el número de etapas de canalización requeridas en el diseño existente. El diseño propuesto en promedio requiere aproximadamente un 64% menos de etapas de canalización y ahorra hasta un 44.2% de área. Actualmente, el procesador está

  • Tipo de documento:
  • Formato:pdf
  • Idioma:Inglés
  • Tamaño: Kb

Cómo citar el documento

Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.

Este contenido no est� disponible para su tipo de suscripci�n

Información del documento