Este trabajo describe una metodología para modelar el consumo de energía de módulos lógicos. Se presenta un modelo matemático detallado e incorporado en una herramienta para la traducción de modelos escritos en VHDL a SystemC. La funcionalidad para el monitoreo y estimación implícitos de la energía se inserta en la traducción del módulo. La traducción implementa además un enfoque para envolver interfaces RTL a TLM para que el módulo traducido pueda conectarse a un simulador a nivel de sistema. El análisis de energía se basa en un modelo estadístico de la estructura de hardware subyacente y un análisis de los datos de entrada. Se aprovecha la flexibilidad de la sintaxis de C++ para integrar la técnica de evaluación de energía. La precisión y la aceleración del enfoque se ilustran y se comparan con un flujo de análisis de energía convencional utilizando simulación PPR, basada en la tecnología de Xilinx.
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Autoorganización exponencial y la Ley de Moore: medidas y mecanismos
Artículo:
La Influencia de la Centralidad de Grado del Autor y el Índice L en el Rendimiento Científico de los Trabajos de Educación Física y Entrenamiento en China desde la Perspectiva del Análisis de Redes Sociales.
Artículo:
Un Modelo Matemático de Competencia Unilateral para la Técnica del Insecto Estéril
Artículo:
Un Método de Aprendizaje de Estructura de Red Bayesiana Móvil Utilizando el Algoritmo Genético Incremental K2 y la Tecnología de Orden Aleatorio de Atributos
Artículo:
Evaluación de la complejidad del sistema de Big Data de Internet de las Cosas de los Parques Inteligentes.