Las operaciones de punto flotante decimal son importantes para aplicaciones que no pueden tolerar errores de conversiones entre formatos binarios y decimales, por ejemplo, aplicaciones comerciales, financieras y de seguros. En este documento, presentamos un multiplicador decimal de punto fijo paralelo diseñado para aprovechar las características de las FPGA Virtex-5. Nuestro multiplicador se basa en esquemas de recodificación BCD, generación rápida de productos parciales y un árbol de reducción de sumadores de acarreo BCD-4221. Se pueden añadir etapas de canalización para apuntar a una baja latencia. Además, ampliamos el multiplicador con una unidad de producto escalar precisa para el formato de datos IEEE 754-2008 con el fin de proporcionar una operación importante con el menor error de redondeo posible. En comparación con un trabajo previamente publicado, en este documento mejoramos la arquitectura de la unidad de producto escalar precisa y la trasladamos a las FPGA Virtex-5. Esto reduce la latencia del multiplicador de punto fijo en un factor de dos y
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Un Modelo Basado en Agentes de un Proceso de Fijación de Precios con Ley de Potencias, Agrupación de Volatilidad y Saltos.
Artículo:
Reconocimiento de objetivos de imágenes SAR basado en la señal monogénica y la representación dispersa.
Artículo:
Un Análisis Inteligente de Datos para Sistemas de Recomendación Utilizando Aprendizaje Automático
Artículo:
Detección de emociones a partir de la improvisación virtual basada en texto y reconocimiento de gestos emocionales.
Artículo:
Marco para la optimización de la transmisión de vídeo 3D en redes inalámbricas teniendo en cuenta la calidad de vida