Los circuitos integrados analógicos nunca siguen la Ley de Moore. Esto es especialmente cierto para los componentes pasivos. Debido al Efecto de Canal Corto, tenemos que implementar transistores más largos, especialmente para celdas analógicas. En este documento, proponemos una nueva topología que utiliza algunas ventajas de la tecnología FDSOI (Silicio Totalmente Agotado sobre Aislante) para reducir el tamaño de las celdas analógicas. En primer lugar, se eligió un espejo de corriente para ilustrar y validar un nuevo diseño. Las corrientes medidas, con una longitud de transistor de 35 nm, han validado nuestra nueva topología de puerta trasera entrecruzada. Luego, se utiliza un VCRO (Oscilador Anular Controlado por Voltaje) basado en inversor complementario para eliminar componentes pasivos y reducir el tamaño del circuito.
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Antena coplanar miniaturizada implantable en una plataforma delgada y flexible para un sistema de monitorización de la presión intracraneal totalmente inalámbrico
Artículo:
Un sistema de posicionamiento universal para la caracterización por acoplamiento de SEM y AFM
Artículo:
Construcción y aplicación de corpus de medios de comunicación basados en Big Data
Artículo:
Modelo para la estimación de potencia eléctrica en módulos fotovoltaicos de tecnología basada en silicio
Artículo:
Diseños de rectificador de onda completa de precisión en modo de transresistencia de operación de fase completa utilizando un solo amplificador operacional de transresistencia.