Las futuras tecnologías de chips cambiarán la forma en que tratamos el diseño de hardware. En primer lugar, los recursos lógicos estarán disponibles en gran cantidad. Además, los diseños especializados de ingeniería para aplicaciones particulares ya no serán el enfoque general, ya que los gastos no recurrentes aumentarán enormemente. La lógica reconfigurable ha sido promocionada a menudo como una solución a estos problemas. Hoy en día, se puede encontrar en dos variedades: matrices reconfigurables programables en campo o matrices reconfigurables de grano grueso. El uso de este tipo de tecnología generalmente requiere mucho conocimiento experto, que no está suficientemente disponible. Por lo tanto, creemos que la síntesis en línea que tiene lugar durante la ejecución de una aplicación es una forma de ampliar la aplicabilidad de las arquitecturas reconfigurables. En este documento, mostramos que incluso un enfoque de síntesis relativamente simplista con baja complejidad computacional puede tener un fuerte impacto en el rendimiento de aplicaciones intensivas en cálculos.
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Análisis de la independencia y equidad de los operadores de ondas milimétricas 5G mediante el uso compartido del espectro
Artículo:
Lesión de cartílago después de la cirugía de luxación rotuliana y evaluación del efecto del tratamiento con plasma rico en plaquetas mediante técnicas de reconstrucción algebraica basadas en resonancia magnética.
Artículo:
Estrategia de control preventivo de fallos en cascada considerando la seguridad y la economía
Artículo:
Método de preservación de la privacidad asistido por la nube para la atención sanitaria mediante el algoritmo de optimización de ballenas integrado en la tormenta cerebral fraccional adaptativa
Artículo:
Canales autocalibrados fiables y eficientes energéticamente para redes de interconexión en chip