Los sistemas operativos tradicionalmente manejan la programación de tareas de una o más instancias de aplicaciones en arquitecturas de hardware tipo procesador. RAMPSoC, un novedoso Sistema-en-Chip multiprocesador adaptable en tiempo de ejecución, explota la reconfiguración dinámica en FPGAs para generar, iniciar y terminar tareas de hardware y software. Las tareas de hardware deben ser transferidas al hardware reconfigurable a través de un puerto de acceso a la configuración. Las tareas de software pueden ser cargadas en la memoria local del núcleo IP respectivo ya sea a través del puerto de acceso a la configuración o a través de la infraestructura de comunicación en chip (por ejemplo, una Red-en-Chip). Las series recientes de FPGAs de Xilinx, como Virtex-5, proporcionan dos Puertos de Acceso a la Configuración Interna, los cuales no pueden ser accedidos simultáneamente. Para prevenir conflictos, el acceso a estos puertos, así como la gestión de recursos de hardware, necesitan ser controlados, por ejemplo, por un sistema operativo de propósito
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Aplicación de herramientas Modelica a juegos de aprendizaje basados en la dinámica de sistemas: Juego de gestión de proyectos
Artículo:
Prediciendo la Rotación de Clientes Utilizando Redes Neuronales Recursivas
Artículo:
Sistema de reconocimiento de expresiones faciales en tiempo real para aplicaciones de seguridad de grandes volúmenes de datos de sensores de vídeo
Artículo:
Hacia la construcción de un mecanismo de autenticación único de usuario en plataformas LMS a través de la Ingeniería Dirigida por Modelos (MDE)
Artículo:
Modelo de Pronóstico de Acciones FS-LSTM Basado en la Internet de las Cosas 5G