El diseño de circuitos complejos como SoCs presenta dos grandes desafíos para los diseñadores. Uno es acelerar la modelización de la funcionalidad del sistema y el segundo es la implementación del sistema en una arquitectura que cumpla con los requisitos de rendimiento y consumo de energía. Por lo tanto, desarrollar nuevos mecanismos de especificación de alto nivel para la reducción del esfuerzo de diseño con exploración automática de arquitectura es una necesidad. Este artículo propone un enfoque de Nivel Electrónico del Sistema (ESL) para la modelización del sistema y análisis del consumo de energía en caché de SoCs llamado PCacheEnergyAnalyzer. Utiliza como entrada un modelo de perfil UML-2.0 de alto nivel del sistema y genera un modelo de simulación de una plataforma multinúcleo que puede ser analizado para la sintonización de la caché. PCacheEnergyAnalyzer realiza análisis estáticos/dinámicos del consumo de energía de las cachés en plataformas que pueden tener diferentes procesadores. La exploración de arquitectura se logra permitiendo a los diseñ
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Nuevos circuitos ternarios Min/Max integrados en modo corriente sin fuentes de corriente independientes constantes
Artículo:
Implementación del algoritmo de consenso de Blockchain en una arquitectura embebida
Artículo:
Sistema de Evaluación Impulsado por Visión Computacional para la Toma de Decisiones Asistida en el Entrenamiento Deportivo
Artículo:
Mecanismo de Desarrollo Sostenible para Evitar Conflictos de Grupo y Symbiosis: Un Estudio sobre Disputas Laborales
Artículo:
Pronóstico de flujo de pasajeros a corto plazo de una estación de tránsito ferroviario basado en la selección de características MIC y ST-LightGBM considerando el flujo de pasajeros en transferencia.