Introducimos una técnica de aceleración por hardware para el método paralelo de diferencias finitas en el dominio del tiempo (FDTD) utilizando el conjunto de instrucciones SSE (streaming (single instruction multiple data) SIMD extensions). La implementación del conjunto de instrucciones SSE para el método FDTD paralelo ha logrado una mejora significativa en el rendimiento de la simulación. Las pruebas de referencia de la aceleración SSE tanto en la estación de trabajo multi-CPU como en el clúster de ordenadores han demostrado las ventajas de la aceleración VALU (unidad lógica aritmética vectorial) sobre la aceleración GPU. Se emplean varias aplicaciones de ingeniería para demostrar el rendimiento del método FDTD paralelo mejorado por el conjunto de instrucciones SSE.
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Tostación mejorada con microondas en muestras piríticas con propiedades dieléctricas marcadamente dependientes de la temperatura
Artículo:
Una antena de guía de ondas de banda ancha con patrones de radiación en los planos E y H casi iguales
Artículo:
Mejoramiento del comportamiento dinámico de sistemas de potencia complejos mediante el uso de estabilizadores (PSS) robustos basados en lógica difusa
Artículo:
Un enfoque de reducción del nivel de lóbulos laterales de un conjunto de antenas mediante la optimización de la maleza invasiva
Artículo:
El diseño y análisis de confiabilidad térmica de un amplificador de potencia media de alta eficiencia en banda K con emparejamiento multiharmonico.