Presentamos una nueva red en chip (NoC) fiable y adecuada para sistemas de multiprocesadores en chip reconfigurables dinámicamente. La NoC propuesta se basa en enrutadores que detectan en línea los errores del algoritmo de enrutamiento y de los paquetes de datos. Nuestro trabajo se centra en algoritmos de enrutamiento adaptativos que permiten eludir componentes defectuosos o elementos del procesador implementados dinámicamente dentro de la red. El mecanismo de detección de errores de enrutamiento propuesto permite distinguir los errores de enrutamiento de las derivaciones de componentes defectuosos. La nueva arquitectura del encaminador se basa en indicaciones de estado diagonales adicionales y bloques lógicos específicos que permiten el funcionamiento fiable del NoC. La principal originalidad del NoC propuesto es que sólo se desconectan las partes permanentemente defectuosas de los encaminadores. Por lo tanto, nuestro enfoque mantiene un alto rendimiento en tiempo de ejecución en el NoC sin pérdida de paquetes de datos gracias a un mecanismo de auto-loopback dentro de cada router.
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Una encuesta sobre posicionamiento por luz visible desde algoritmos de software hasta hardware.
Artículo:
Detección de intrusiones en la red con extracción de características de autocodificación profunda no simétrica
Artículo:
Atractores caóticos multivuelta con disposición de formas de silla y su implementación en una matriz de compuertas programable en campo (FPGA)
Artículo:
Una red de superposición multicast segura y estable con equilibrio de carga para servicios escalables de IPTV.
Artículo:
Análisis de complejidad sobre el rendimiento aerodinámico del tren de alta velocidad Mega causado por la barrera de viento en el terraplén.