La adaptabilidad en tiempo de ejecución del hardware en arquitecturas de procesadores es una tendencia novedosa, que está siendo investigada en una variedad de laboratorios de investigación en todo el mundo. El intercambio en tiempo de ejecución de módulos, implementado en un hardware reconfigurable, afecta el flujo de instrucciones (por ejemplo, en procesadores con juegos de instrucciones reconfigurables) o el flujo de datos, lo cual tiene un fuerte impacto en el rendimiento de una aplicación. Además, la elección de una arquitectura de procesador específica relacionada con la clase de aplicaciones objetivo es un punto crucial en el desarrollo de aplicaciones. Un ejemplo simple es el dominio de las aplicaciones de computación de alto rendimiento que se encuentran en meteorología o física de alta energía, donde los procesadores vectoriales son la elección óptima. Un esquema de clasificación para sistemas informáticos fue proporcionado en 1966 por Flynn, donde se combinaban flujos de datos e instrucciones únicos/múltiples en cuatro tipos de arquitecturas. Esta clasificación se
Esta es una versión de prueba de citación de documentos de la Biblioteca Virtual Pro. Puede contener errores. Lo invitamos a consultar los manuales de citación de las respectivas fuentes.
Artículo:
Balanceador de carga adaptativo de controlador genérico (GCALB) para redes SDN
Artículo:
SEP media de la retransmisión AF en entornos con desvanecimiento Nakagami
Artículo:
Gestión de Colas Infinitas a través de Control en Cascada para Enrutadores Industriales en Redes IP de Smart Grid.
Artículo:
Control de aprendizaje iterativo de orden superior con ganancias de control óptimas basadas en algoritmos evolutivos para sistemas no lineales
Artículo:
J-Net: Codificador-decodificador asimétrico para la segmentación semántica médica